ЕС ще инвестира солидно в разработка на RISC-V чипове
Те ще се употребяват в суперкомпютри по плана DARE за реализиране на софтуерен суверенитет
Чипове на Axelera са в основата на европейския RISC-V план за софтуерен суверенитет
(снимка: Axelera)
Европейският съюз се впуска в най-големия си план за чипове, с цел да укрепи софтуерния суверенитет на Стария континент в региона на високопроизводителните калкулации (HPC) и изкуствения разсъдък (AI). По-рано този месец публично започва първата фаза SGA1 на плана Digital Autonomy with RISC-V in Europe (DARE ) с бюджет от 240 милиона евро, в границите на който Европейски Съюз ще създава RICS-V чипове.
Инициативата ще бъде финансирана от 38 участници, в това число ИТ компании, проучвателен институти и университети от цяла Европа. Проектът се поддържа от EuroHPC JU и се координира от Барселонския суперкомпютърен център (BSC-CNS), който има богат опит в създаването на RISC-V чипове и суперкомпютърни системи.
Половината от инвестицията в плана DARE ще бъде предоставена от Европейската комисия посредством EuroHPC, а другата половина ще пристигна непосредствено от европейски сътрудници, в това число 34 милиона евро от испанското Министерство на науката, нововъведенията и университетите.
Тригодишната стратегия DARE SGA1 е първата фаза от шестгодишната самодейност DARE. Целта на плана е да сътвори изцяло развъртян, самостоятелен европейски суперкомпютърен хардуерен и софтуерен стек за HPC и AI, в това число чипове и програмен продукт. Инициативата идва в отговор на стратегическата потребност на Европа от дигитален суверенитет и устрема ѝ да получи цялостен надзор върху сериозната компютърна инфраструктура.
В рамките на плана DARE SGA1 ще бъдат създадени три чиплета, основани на RISC-V архитектура, всеки от които ще извършва сериозна функционалност в HPC и AI компютри:
Векторен ускорител (VEC) за HPC работни натоварвания и нововъзникващи конвергирани HPC-AI приложения. Базираният в Барселона дизайнер на чипове Openchip ще управлява създаването.
AI Processing Unit (AIPU) за ускорение на генерирането на AI заключения. Създаването му е поверено на холандския стартъп Axelera AI, който ще се заеме с създаването на AI чипа, употребявайки in-memory калкулации.
Процесор с общо предопределение (GPP) , усъвършенстван за HPC работни натоварвания в европейски суперкомпютри. Разработката е поверена на немската компания Codasip. Този процесор ще може да се персонализира и приспособява към разнообразни HPC приложения, в това число научни калкулации, AI и обработка на огромни данни.
В допълнение към упоменатите компании, imec и JÜLICH Supercomputing center (JSC) са посочени като механически водачи, които ще движат напред основни нововъведения в границите на плана. В плана е ангажирана и BSC, която ще взе участие в планирането създаването на софтуерни и хардуерни решения. Чиплетите ще се създават по CMOS технология и модерни софтуерни процеси.
Axelera ще получи до 61 милиона евро за разработка, според от осъществяването на разнообразни стадии през идващите три години, сподели изпълнителният шеф на компанията Фабрицио дел Мафео пред EE Times. Докато актуалният чип Axelera Metis AIPU е ориентиран към крайни системи, чиплет-базираният артикул, създаден в границите на DARE, не е огромна смяна, а по-скоро мащабируема, прецизира мениджърът.
Миналата година Codasip разгласи 64-битовия чип X730, основан на RISC-V с архитектурна отбрана CHERI. Компанията е събрала 34,6 милиона $ общо финансиране през последното десетилетие, съгласно The Next Platform, в това число финансиране от разнообразни начинания на Европейски Съюз.
N-able Cove Data Protection: Революцията в сигурния бекъп и възобновяване на данни
Облачният метод отстрани нуждата от комплицирана инфраструктура и скъпа поддръжка »»»
предишна обява: Huawei може да премине към HarmonyOS в преносимите компютри си следваща обява:
графа: Актуално, Новаторски, Новини | етикети: Axelera, DARE, RISC-V, RISC-V чипове, чипове
Коментар
ИМЕ *
Чипове на Axelera са в основата на европейския RISC-V план за софтуерен суверенитет
(снимка: Axelera)
Европейският съюз се впуска в най-големия си план за чипове, с цел да укрепи софтуерния суверенитет на Стария континент в региона на високопроизводителните калкулации (HPC) и изкуствения разсъдък (AI). По-рано този месец публично започва първата фаза SGA1 на плана Digital Autonomy with RISC-V in Europe (DARE ) с бюджет от 240 милиона евро, в границите на който Европейски Съюз ще създава RICS-V чипове.
Инициативата ще бъде финансирана от 38 участници, в това число ИТ компании, проучвателен институти и университети от цяла Европа. Проектът се поддържа от EuroHPC JU и се координира от Барселонския суперкомпютърен център (BSC-CNS), който има богат опит в създаването на RISC-V чипове и суперкомпютърни системи.
Половината от инвестицията в плана DARE ще бъде предоставена от Европейската комисия посредством EuroHPC, а другата половина ще пристигна непосредствено от европейски сътрудници, в това число 34 милиона евро от испанското Министерство на науката, нововъведенията и университетите.
Тригодишната стратегия DARE SGA1 е първата фаза от шестгодишната самодейност DARE. Целта на плана е да сътвори изцяло развъртян, самостоятелен европейски суперкомпютърен хардуерен и софтуерен стек за HPC и AI, в това число чипове и програмен продукт. Инициативата идва в отговор на стратегическата потребност на Европа от дигитален суверенитет и устрема ѝ да получи цялостен надзор върху сериозната компютърна инфраструктура.
В рамките на плана DARE SGA1 ще бъдат създадени три чиплета, основани на RISC-V архитектура, всеки от които ще извършва сериозна функционалност в HPC и AI компютри:
Векторен ускорител (VEC) за HPC работни натоварвания и нововъзникващи конвергирани HPC-AI приложения. Базираният в Барселона дизайнер на чипове Openchip ще управлява създаването.
AI Processing Unit (AIPU) за ускорение на генерирането на AI заключения. Създаването му е поверено на холандския стартъп Axelera AI, който ще се заеме с създаването на AI чипа, употребявайки in-memory калкулации.
Процесор с общо предопределение (GPP) , усъвършенстван за HPC работни натоварвания в европейски суперкомпютри. Разработката е поверена на немската компания Codasip. Този процесор ще може да се персонализира и приспособява към разнообразни HPC приложения, в това число научни калкулации, AI и обработка на огромни данни.
В допълнение към упоменатите компании, imec и JÜLICH Supercomputing center (JSC) са посочени като механически водачи, които ще движат напред основни нововъведения в границите на плана. В плана е ангажирана и BSC, която ще взе участие в планирането създаването на софтуерни и хардуерни решения. Чиплетите ще се създават по CMOS технология и модерни софтуерни процеси.
Axelera ще получи до 61 милиона евро за разработка, според от осъществяването на разнообразни стадии през идващите три години, сподели изпълнителният шеф на компанията Фабрицио дел Мафео пред EE Times. Докато актуалният чип Axelera Metis AIPU е ориентиран към крайни системи, чиплет-базираният артикул, създаден в границите на DARE, не е огромна смяна, а по-скоро мащабируема, прецизира мениджърът.
Миналата година Codasip разгласи 64-битовия чип X730, основан на RISC-V с архитектурна отбрана CHERI. Компанията е събрала 34,6 милиона $ общо финансиране през последното десетилетие, съгласно The Next Platform, в това число финансиране от разнообразни начинания на Европейски Съюз.
N-able Cove Data Protection: Революцията в сигурния бекъп и възобновяване на данни
Облачният метод отстрани нуждата от комплицирана инфраструктура и скъпа поддръжка »»»
предишна обява: Huawei може да премине към HarmonyOS в преносимите компютри си следваща обява:
графа: Актуално, Новаторски, Новини | етикети: Axelera, DARE, RISC-V, RISC-V чипове, чипове
Коментар
ИМЕ *
Източник: technews.bg
КОМЕНТАРИ




